邊緣端PCB測試加工項目詢價公告

    武漢數字化設計與制造創新中心有限公司以詢價采購方式進行以下項目的采購,歡迎符合相應資格條件的供應商提交報價文件。

一、項目名稱:__邊緣端PCB測試加工___

二、采購預算:_____9.8萬元_____

三、報價截止時間及報價文件遞交地點

1、報價截止時間: 自公告之日起5個工作日內

2、報價電子版遞交郵箱: liyunhan@niiddm.com;  weichuxuan@niiddm.com(同時發送,郵件主題格式為“《           》項目報價-XXX公司”<全稱>)

四、采購項目內容及要求

(一)采購項目一覽表(示例)

序號

項目名稱

項目研制的內容

備注

預算總價/元

1

邊緣端PCB設計

邊緣端PCB文件設計

 

98000

2

邊緣端PCB加工

邊緣端PCB加工與焊接

3

邊緣端PCB電器性能測試

邊緣端PCB上電測試

 

備注:(1)

說明:

1、本項目為整體采購,報價供應商應對所有項目做出響應,不允許部分報價。

2、交貨地點:  武漢市東湖新技術開發區里溝南路8號武漢數字化設計與制造創新中心有限公司  。

3、交貨期:以上全部產品須在  2021  11   20 日前交付,實際交付時間以我司驗收合格日期為準。

4、付款方式:    項目驗收交付合格后支付所有款項     。

5、產品質保期:質保期為1年,從乙方將產品交付給甲方且經甲方驗收合格之日起計算。

五、報價供應商的資格要求

1、報價供應商應具有獨立的法人資格,相應的經營范圍,并提供經年檢的法人營業執照(副本)及稅務登記證副本有效復印件。

2、為保護采購人的利益,保證本次供貨產品是原廠商、正規渠道的產品,報價供應商應提供報價產品的代理、經銷證書或針對本項目的專項授權書等有效證明文件(證明文件應具有可追溯性,報價供應商為報價產品制造商的除外)。

3、報價供應商必須提供法定代表人對報價供應商代表的授權書原件(報價供應商代表不是法定代表人的)及報價供應商代表的身份證復印件。

4、報價供應商必須提供至少一項涵蓋本次報價全部同等規格設備的類似業績證明,僅限訂單合同或中標通知書,如單項業績證明無法覆蓋全部報價設備的,須提供多項業績證明。業績證明材料須能夠明確全部同等設備的價值。

六、報價要求

1、總報價為貨物送達采購人指定地點,經采購人驗收合格并交貨完畢所有可能發生的費用,包括設備費、運輸、保險費、采購保管、安裝、產品檢驗檢測、操作人員培訓、稅收、售后服務及采購代理服務等費用。

2、供應商對每一種貨物(服務)只能有一個報價,供應商應在報價截止時間前報出不可更改的報價。

3、本項目的采購預算為報價的最高限價,報價超過采購預算的為無效報價。

七、成交供應商的確定原則:根據符合采購需求、質量和服務相等且報價最低的原則確定成交供應商。

八、其他事宜

1、分散采購小組在評審時將對供應商進行資格性和符合性檢查。接受供應商的報價文件,并不意味著供應商的資格實質性符合采購要求。

2.供應商提供正式報價(格式自擬),如報價未提供明確偏離情況說明,無論是否做出書面承諾,均視為對上述報價要求無條件接受。

3、聯系方式:

電話:    13487077030   ,聯系人: 魏楚軒 。

地址:武漢東湖新技術開發區未來一路與里溝南路交匯處國家數字化設計與制造創新中心5樓

 

武漢數字化設計與制造創新中心有限公司

2021年 10月28 日 

 

 

附件1  PCB設計技術要求表

一、功能框圖 (說明重要信號流向)

 

二、系統功耗

器件

電壓

功耗(w)

FPGA

3.3V

1.8V

1.5V

1.2V

0.85*2

DSP

1.8V

1.5V

1.2V

1.1V

1.0V

1.2*2

高清AD

3.3V

1.8V

0.57*2

標清AD

3.3v

1.8V

0.55*2

SRAM

3.3V

1.8V

1.6*4

其它

3.3V

1.8V

1

總計

 

12~14W

 

三、信號說明

3.1 422串口信號

接收信號:

VCR_INA_CANUART 

VCR_INB_CANUART

發送信號:

VCR_OUTY_CANUART

VCR_OUTZ_CANUART

 

3.2 雙向高速數據接口1(主要數據)

高清AD1輸出

HD_DOUT10

HD_DOUT11

HD_DOUT12

HD_DOUT13

HD_DOUT14

HD_DOUT15

HD_DOUT16

HD_DOUT17

HD_DOUT18

HD_DOUT19

HD_DOUT110

HD_DOUT111

HD_DOUT112

HD_DOUT113

HD_DOUT114

HD_DOUT115

HD_DOUT116

HD_DOUT117

HD_DOUT118

HD_DOUT119

高清AD2輸出

HD_DOUT20

HD_DOUT21

HD_DOUT22

HD_DOUT23

HD_DOUT24

HD_DOUT25

HD_DOUT26

HD_DOUT27

HD_DOUT28

HD_DOUT29

HD_DOUT210

HD_DOUT211

HD_DOUT212

HD_DOUT213

HD_DOUT214

HD_DOUT215

HD_DOUT216

HD_DOUT217

HD_DOUT218

HD_DOUT219

標清DA輸入

7341_D10

7341_D11

7341_D12

7341_D13

7341_D14

7341_D15

7341_D16

7341_D17

7341_D18

7341_D19

 

 

 

3.3 雙向高速數據接口2(主要數據)

標清AD1輸出

VP30

VP31

VP32

VP33

VP34

VP35

VP36

VP37

VP38

VP39

7403_LLC3

標清AD2輸出

VP40

VP41

VP42

VP43

VP44

VP45

VP46

VP47

VP48

VP49

7403_LLC4

3.4 雙向高速數據接口3、4(FPGA1與FPGA2主要通過此雙向接口傳輸數據)

FPGA1--FPGA2

FPGA_FPGA_D0

FPGA_FPGA_D1

FPGA_FPGA_D2

FPGA_FPGA_D3

FPGA_FPGA_D4

FPGA_FPGA_D5

FPGA_FPGA_D6

FPGA_FPGA_D7

FPGA_FPGA_D8

FPGA_FPGA_D9

FPGA_FPGA_D10

FPGA_FPGA_D11

FPGA_FPGA_D12

FPGA_FPGA_D13

FPGA_FPGA_D14

FPGA_FPGA_D15

FPGA_FPGA_D16

FPGA_FPGA_D17

FPGA_FPGA_D18

FPGA_FPGA_D19

 

 

3.5 SRAM與FPGA主要數據接口(以一個為例,其他類似)

SRAM1--FPGA1

數據信號:

SSRAM1_D0

SSRAM1_D1

SSRAM1_D2

SSRAM1_D3

SSRAM1_D4

SSRAM1_D5

SSRAM1_D6

SSRAM1_D7

SSRAM1_D8

SSRAM1_D9

SSRAM1_D10

SSRAM1_D11

SSRAM1_D12

SSRAM1_D13

SSRAM1_D14

SSRAM1_D15

地址信號:

SSRAM1_A0

SSRAM1_A1

SSRAM1_A2

SSRAM1_A3

SSRAM1_A4

SSRAM1_A5

SSRAM1_A6

SSRAM1_A7

SSRAM1_A8

SSRAM1_A9

SSRAM1_A10

SSRAM1_A11

SSRAM1_A12

SSRAM1_A13

SSRAM1_A14

SSRAM1_A15

SSRAM1_A16

SSRAM1_A17

SSRAM1_A18

SSRAM1_A19

SSRAM1_A20

SSRAM1_A21

 

3.6 FPGA與DSP主要數據接口(以一個為例)

FPGA1--DSP

數據信號:

DSP_EMIF_D0

DSP_EMIF_D1

DSP_EMIF_D2

DSP_EMIF_D3

DSP_EMIF_D4

DSP_EMIF_D5

DSP_EMIF_D6

DSP_EMIF_D7

DSP_EMIF_D8

DSP_EMIF_D9

DSP_EMIF_D10

DSP_EMIF_D11

DSP_EMIF_D12

DSP_EMIF_D13

DSP_EMIF_D14

DSP_EMIF_D15

 

地址信號:

DSP_EMIF_A0

DSP_EMIF_A1

DSP_EMIF_A2

DSP_EMIF_A3

DSP_EMIF_A4

DSP_EMIF_A5

DSP_EMIF_A6

DSP_EMIF_A7

DSP_EMIF_A8

DSP_EMIF_A9

DSP_EMIF_A10

DSP_EMIF_A11

DSP_EMIF_A12

DSP_EMIF_A13

DSP_EMIF_A14

DSP_EMIF_A15

 

四、系統時鐘

FPGA(50MHz)

DSP(100MHz)

 

 

 

亚洲欧洲偷拍图_国产学生专区在线视频_日韩色视频_6080新觉伦国产午夜_偷拍情侣a视频完